EMI 고려한 최적의 전원 설계 솔루션

2021-10-14 10:30~12:10

ArrowElectronics / 이신형 부장

  • 나*엽2021-10-14 오후 12:42:25

    잘 들었습니다. 맛점하세요~
  • Arrow32021.10.14

    감사합니다. 식사 맛나게 하세요
  • 김*문2021-10-14 오후 12:34:26

    수고많으셨습니다. 유인한 내용 감사합니다.
  • Arrow32021.10.14

    감사합니다.
  • 김*주2021-10-14 오후 12:34:00

    좋은 정보 감사합니다. 수고하셨습니다.
  • Arrow32021.10.14

    감사합니다~~~
  • 박*근2021-10-14 오후 12:28:08

    비아홀이 EMI에 긍정적인 영향을 미치는 경우도 있고 그렇지 않은 경우도 있는데 이에 대한 정리된 사용 규칙같은것이 있나요. 제 경험삼 효과를 본적이 있어서 클럭이 높은 패턴라인 주위에 비아홀을 적용합니다.
  • Arrow32021.10.14

    GND 에 via hole 증가 시키면 IMPEDANCE 가 감소하여 EMI 긍정적인 면도 있지만 ROOF가 발생하여 악 영향이 있을 수 있습니다. 높은 CLK 의 주위 쉴드 GND에 VIA 를 추가하면 노이즈 상쇄에 효과가 있습니다.
  • 허*만2021-10-14 오후 12:07:00

    수고하셨습니다.
  • e4ds2021.10.14

    참석해주셔서 감사합니다^^ 다음 웨비나에서 만나요~!
  • 허*현2021-10-14 오후 12:06:23

    무선충전모듈 설계시 EMI 관련 특별히 주의점이 있나요?
  • Arrow32021.10.14

    무선 충전은 전자 유도 방식이 대부분이 어서 전원 S/W 노이즈로 인한 통신 간섭이 발생 할 수 있습니다. 그부분을 주의 하시어 설계 하시는게 좋을 것 같습니다.
  • 김*호2021-10-14 오후 12:03:54

    좋은 세미나 잘 들었습니다. 고생하셨네요
  • e4ds2021.10.14

    감사합니다. 맛점하세요^^
  • 김*민2021-10-14 오전 11:49:59

    수고하셨습니다.
  • e4ds2021.10.14

    감사합니다. 맛점하시고 행복한 하루 되세요!
  • 이*승2021-10-14 오전 11:49:17

    잘 들었습니다. 업무에 많은 도움되었습니다.
  • e4ds2021.10.14

    참석해주셔서 감사합니다^^ 다음 웨비나에서 만나요~!
  • 신*일2021-10-14 오전 11:45:31

    스위칭 발진단에서 스위칭 노이즈 성분인 링잉에 감쇄시킬수 있는 대책은 뭐가 있을까요?
  • Arrow32021.10.14

    처음 설계시 전류 PATTERN 의 흐름을 고려하여 ARTWORK 적용해 주세요. 최대한 데모보드의 성능이 나오도록 VCC/GND 를 설꼐 하시고, 이후에는 스누버 회로로 링잉을 개선하도록 대책 을 추가 하는 방향으로 진행 하시면 될것 같습니다.