주파수 합성기를 위한 최상의 PCB 레이아웃 사례

2019-04-16 10:30~11:50

ADI / Ian Collins

  • 임*택2019-04-16 오전 11:06:52

    [질문] 현재는 인공지능(AI)가 대세입니다. 주파수 합성기용 PCB 레이아웃을 인공지능(AI) 방식으로 설계하는 것을 추진하고 있나요?
  • ADI22019.04.16

    앞서 답변 드렸습니다.
  • 정*균2019-04-16 오전 11:06:20

    아날로그 그라운드와 디지털 그라운드를 페라이트 비드로 연결할때, 사용하는 주파수 대역에 따라서 페라이트 비드 선정 파라미터가 있는지요? 아니면, 어떤 파라미터로 선정하는게 좋은지요
  • ADI12019.04.16

    페라이트 비드는 특정 주파수 대역에 저항이 커지는 특성을 갖습니다. 이대역의 신호를 열로 변환하여 신호의 크기를 나춰주는 소자입니다. 주파수특성을 확인하십시오.
  • 최*휴2019-04-16 오전 11:05:31

    디커플링 캐패지터의 목적중 전원과 접지사이의 교류임피던스를 낮출수 있는데요, 어떻게 낮아지나요? 설명 부탁 드립니다.
  • ADI22019.04.16

    low impedance를 제공하므로 ac current의 return path loss가 작습니다.
  • 최*휴2019-04-16 오전 11:04:32

    5G 통신방식을 사용시 주파수 응답특성이 좋아야하는데, 그부분에 대한 노이즈 저감 대책이 있나요?
  • ADI22019.04.16

    5G에 대한 특별한 기능이 있는 것은 아닙니다.
  • 이*혁2019-04-16 오전 11:03:38

    주파수 합성기의 경우 다중 접지, 일점 접지 어떤 방식을 사용하나요?
  • ADI12019.04.16

    일반적으로 single GND입니다.
  • 최*휴2019-04-16 오전 11:02:53

    설계시고려해야할점은?
  • ADI12019.04.16

    너무 방대하네요...
  • 최*휴2019-04-16 오전 11:02:41

    초고주파로 갈수록 표피효과 때문 전류가 표피로 흐르는데요
  • ADI22019.04.16

    네 맞습니다.
  • 이*승2019-04-16 오전 11:02:05

    정류기나 고압 산업용 부품에도 충분이 적용가능해보이네요.
  • ADI12019.04.16

    외부 noise level이 큰 환경이니 고려하시면 좋은 design을 얻을 것으로 생각됩니다.
  • 지*호2019-04-16 오전 11:01:48

    [질문]PLL 회로 중 VCO, Divider, TCXO, P/D, C/P, LPF 중 설계 시 가장 중요한 부분은 어디인지 문의 드립니다.
  • ADI22019.04.16

    모두 중요합니다. 설계가 까다로운 부분은 loop filter이고, noise측면에서 까다로운 부분은 VCO와 reference신호입니다.
  • 임*택2019-04-16 오전 11:01:23

    [질문] 현재는 인공지능(AI)가 대세입니다. 주파수 합성기용 PCB 레이아웃을 인공지능(AI) 방식으로 설계하는 것을 추진하고 있나요?
  • ADI22019.04.16

    주파수 합성기 PCB설계에 AI적 개념을 도입했다는 소식은 아직 듣지 못했습니다.