DC/DC 컨버터의 EMC대책 - 제2편
2021-10-07 10:30~12:00
ROHM / 송오용 선임연구원
최*수2021-10-07 오전 11:06:20
DCDC EMC대책 1편 자료 다운은 어떻게 하면 되나요 ?e4ds2021.10.07
안녕하세요, DCDC EMC대책 시리즈는 라이브 강의 중에만 다운로드가 가능하도록 설정되었습니다. 따라서 1편 자료는 현재 다운로드 불가한 상태입니다. 2편 자료 역시 오늘 강의시간 이후로는 다운로드 불가할 예정입니다. 다시보기는 모두 가능하니 영상을 참고 부탁드려요! 감사합니다.권*안2021-10-07 오전 11:05:26
많이 배웠습니다.ROHM12021.10.07
조금이나 도움이 되었다면 감사할 다름이 입니다.안*표2021-10-07 오전 11:02:31
RE 테스트는 패스했으나, CE 테스트에서 신뢰성이 Fail 될 수도 있나요 ? CE Fail 발생시 연결된 케이블도 검토가 필요한지 문의드립니다.ROHM12021.10.07
그렇습니다. RE 시험에 통과 하더라도 CE 시험에서 Fail 하는 경우도 많이 있습니다. CE의 경우 주로 배선을 통해서 발생하므로 주로 케이블이나 제품 앞부분이 Pi형 필터를 Capacitor등을 이용해서 충분히 대책 하실 수 있습니다.백*학2021-10-07 오전 10:58:09
전류 모니터를 위해 GND에 션트저항이 삽입되는 구조에서는 EMI 측면에서 GND 효과가 줄어들것 같은데 이와 관련 추가되어야 하는 대책들이 있을까요?ROHM22021.10.07
특정 DCDC에서 전류 Monitor를 위해 추가 되는 션트 저항이 추가 되는 Applcation도 동일 하게, 전류 루프에서 최대한 배선을 짧고 꿁게 배선을 추천 드립니다~!!이*석2021-10-07 오전 10:58:01
스너버 회로 구현 시 저항값의 제한이 있을까요?ROHM12021.10.07
스너버 회로 구성하는 경우 저항 값의 제한은 없습니다만, 저항 값이 낮아 지면 낮아 질 수로 저항의 발열로 나타 나기 때문에 일반적으로는 10옴 전후의 제품을 구성하게 됩니다.김*기2021-10-07 오전 10:55:08
권장 사항이 아니지만 PCB 공간 문제로 Diode를 반대면에 위치한다면 노이즈 개선을 위해서 보완할 수 있는 대책은 있는지 궁금 합니다.ROHM22021.10.07
추천 드리지는 않습니다만, 최대 한 배선 기생용량이 작게 되도록 배선이 필요 합니다. VIA 추가 및 배선 위등을 최적으로 배치가 필요 할 듯 합니다~!!김*철2021-10-07 오전 10:50:48
PCB 레이아웃이 부적절할 경우, 노이즈 외에 발생할 수 있는 문제들로는 어떠한 것들이 있나요?ROHM22021.10.07
본 세미나에서 주로 노이즈에서 대하여 설명을 하고 있습니다. PCB가 아무 부적적한게 설계 되면 발열이 발생하고 효율이 매우 낮아진는 등의 문제가 발생 할 수 있습니다.정*균2021-10-07 오전 10:49:33
오늘 세미나관련 자료나 영상을 받아볼수 있는지요?e4ds2021.10.07
안녕하세요, 오늘 발표자료는 강의 시간에만 다운로드 가능하니 참고 부탁드립니다. 추후 e4ds.com에서 다시보기가 가능합니다. 감사합니다^^이*신2021-10-07 오전 10:49:14
글이 올라가지 않네요 ㅜㅜe4ds2021.10.07
안녕하세요, 해당 댓글은 올라왔는데 혹시 이전 댓글을 달아주신 것이 있으셨나요?정*수2021-10-07 오전 10:46:56
인덕터 패턴을 넓게하면 좋은 줄 알고 무조건 넓게 했는데, 오늘 한 수 배우네요.ROHM22021.10.07
네~!! 인던터 배선이 넓으면 Noise 원 되기 때문에 적당 한 사이즈로 배선 해야 합니다~!
EEWEBINAR