[특강] 인텔 E-tile Hard IP를 사용한 "이더넷 디자인 및 디버깅 마스터하기"
2021-06-01 10:30~12:00
Intel / 김형숙 부장
김*수2021-06-01 오전 10:35:03
반갑습니다.Intel42021.06.01
반갑습니다.정*우2021-06-01 오전 10:31:45
안녕하세요Intel42021.06.01
안녕하세요이*진2021-06-01 오전 10:31:37
FPGA으로 ethernet를 구성하는 방식 ethernet 상용 chip을 사용하는 방식간의 장단점이 있을 것 같은데요. 전자의 장점은 어떤 것이 있는지요?intel12021.06.01
ethernet data를 FPGA에서 처리해서 CPU workload를 줄일 수 있습니다.박*희2021-06-01 오전 10:31:02
재방송 없이 정규 방송으로 12시 까지 진행되는 것인가요?e4ds2021.06.01
안녕하세요, 오늘 웨비나는 30분 정도로, 11시까지 본방송이 진행되며, 그 후 재방송이 진행됩니다. 실시간 질의응답은 12시까지 가능합니다! 감사합니다.최*석2021-06-01 오전 10:29:30
반갑습니다.intel12021.06.01
반갑습니다.정*용2021-06-01 오전 10:28:35
안녕하세요..intel12021.06.01
안녕하세요.이*철2021-06-01 오전 10:27:17
안녕하세요.intel12021.06.01
안녕하세요.김*민2021-06-01 오전 10:27:16
안녕하세요intel12021.06.01
반갑습니다.문*웅2021-06-01 오전 10:26:34
E-tile의 Hard IP를 중심으로 고속 ethernet interface를 구현하는 경우 사전에 검토하고 고려해야 할 사항들에 대해서 질문드립니다intel12021.06.01
어떤 목적으로 사용할지에 따라 달라질 수 있는 질문이라 답이 어렵습니다만, 어떤 data rate으로 구현할 지, MAC, RS FEC 사용 여부, latency 등이 고려되어야 하지 않을까 싶습니다.Raph***2021-06-01 오전 10:26:33
갑작스럽게 출장을 내려와서 다 듣질 못할 것 같습니다. 추후에 다시보기가 가능한가요?e4ds2021.06.01
안녕하세요, 네 오늘 웨비나는 오늘 이후로 e4ds.com에서 다시보기 시청 가능합니다!