Altera의 차세대 고성능 저전력 FPGA 및 SoC Arria 10

2015-09-01 08:30~12:00

ALTERA / 노진수 과장

  • 전*중2015-09-01 오전 11:00:44

    28bit Data input에 1bit Serial output입니다.
  • altera22015.09.01

    가능합니다. 하지만 32bit, 40bit로 사용하시고, 나머지 msb들은 제로세팅 하셔야 될 것 같네요.
  • 김*호2015-09-01 오전 11:00:16

    [질문] 아리아 10 인터페이스가 늘어남에 따른 전력사용량이 더 늘어나는것이겠지요? 열 발생에 대한 별도의 아키텍쳐가 적용이 되었을런지요?
  • altera12015.09.01

    열관련하여 개선하기 위해서 테스트중에 있습니다.
  • 심*석2015-09-01 오전 11:00:15

    Chip에 대한 SI 시물레이션에 대한 가이드가 있나요?
  • altera32015.09.01

    SI Analysis는 Transiceiver 채널의 경우 Tool을 통해서 가능하며 IO의 관련 정보는 아래 링크를 통해서 정보를 얻으실 수 있으십니다. 참고부탁드립니다. https://www.altera.com/support/support-resources/design-software/board-design-and-i/o/sof-qts-io.html
  • 김*호2015-09-01 오전 11:00:06

    mac용 개발툴이 있나요 ?
  • altera32015.09.01

    Mac OS는 지원되지 않으며, 지원 되는 OS는 Window 7, 8. Red Hat Linux 5.9 등이 지원됩니다. https://www.altera.com/support/support-resources/download/os-support.html 를 참고부탁드립니다.
  • 안*균2015-09-01 오전 10:59:31

    test 보드 신청시 받는데 얼마나 걸리나요
  • altera22015.09.01

    현재 8주 소요됩니다.
  • 심*석2015-09-01 오전 10:59:13

    혹시 CAN지원이 되나요..Feature에서는 못본것 같은데요
  • altera22015.09.01

    CAN은 cycloneV SoC에 hard ip를 포함하고 있습니다. 이외의 Soft IP는 3rd party 회사를 통해서 지원하고 있습니다.
  • 이*훈2015-09-01 오전 10:58:58

    Arria 10 FPGA 및 SoC는 현재의 하이엔드 FPGA에 비해 ?퍼센트 성능이 향상되나요 그리고 이전 중급형 디바이스에 비한다면 맥심으로 몇 % 전력을 절감효과가 검증됐는지요?
  • altera32015.09.01

    이전 Stratix V 대비, 약 40%의 성능 향상이 되었다고 보고 있습니다. 적력 효율도 면에서도 Stratix V대비 약 40% 정도 입니다.
  • 김*호2015-09-01 오전 10:58:41

    mac 용 개발 툴이 있나요?
  • altera32015.09.01

    답신 참고 부탁드립니다.
  • 구*철2015-09-01 오전 10:57:23

    hard nios의 메인 clk은 soc의 arm대비 어느정도 성능인가요?
  • altera32015.09.01

    Harod Nios는 User 사용영역이 아닙니다. Transceiver와 Hard memory controller를 위한 영역이며, 기존과 같이 soft nios IP를 사용 하시게 됩니다.
  • 최*석2015-09-01 오전 10:57:00

    EMI 스펙은 어디서 확인해 볼 수 있을까요??
  • altera32015.09.01

    DDR4 2.666G에서 아래 링크의 197page에서 확인하실수 있습니다. https://www.altera.com/content/dam/altera-www/global/en_US/pdfs/literature/hb/arria-10/a10_handbook.pdf