SoCFPGA를 이용한 알고리즘 가속(소프트웨어 엔지니어들을 위한)

2014-05-20 10:30~15:00

ALTERA / 정지원 차장

  • 이*성2014-05-20 오전 10:41:40

    답변에 감사드립니다. 해당 IP (ethernet, PCIe)에 대한 altera에서 제공하는 문서에 대한 링크좀 주실 수 있으신가요? 저는 terasic에서 출시된 보드인 SoC Kit를 이용하고 있는데 그것에 관련 된 문서라면 더욱 좋을 것 같습니다^^;
  • altera12014.05.20

    jeffjeong@axios.co.kr 으로 문의 사항을 다시 송부하여 주시면 답신 드리겠습니다.
  • 무명2014-05-20 오전 10:39:08

    오늘 세미나와 직접 관계는 없지만..개인적으로 8051이나 arm코어 내장 디바이스를 만드는게 어렵나요? 비용이 문제 되나요?
  • altera92014.05.20

    FPGA 에서 구현을 말씀하시는건가요? ARM 같은경우는,,,, 힘드실꺼라 생각되고요 ^^ 8051 같은 코어는 opencore 로 많이 구현되어 있습니다. 구현되어 있는것을 참조하시면 쉽게 하실수 있을꺼라 생각됩니다.
  • 김*빈2014-05-20 오전 10:38:19

    fpga+dsp+arm이 soCFPGA인가요?
  • altera12014.05.20

    기본적으로 FPGA + ARM이 SoC FPGA입니다. DSP 역활도 할 수 있습니다만 application마다 틀리겠지요.
  • 정*식2014-05-20 오전 10:37:43

    One chip으로 가면서 발열 문제는 어떻게 되나요?
  • altera12014.05.20

    발열 관련 특성는 일반적인 FPGA와 동일합니다. 자세한 내용은 Altera의 EPE툴을 사용하시면 알 수 있습니다.
  • 이*범2014-05-20 오전 10:36:31

    다음 과제에서 openCL 을 적용하려고 합니다. 오늘 강의 하실때 openCL 관련해서 조금 더 자세히 설명 부탁드립니다.
  • altera12014.05.20

    아무래도 전반부는 S/W엔지니어 분들을 위해 FPGA, SoC FPGA 에 대한 소개가 이어집니다.
  • 이*성2014-05-20 오전 10:36:04

    예제에서 보여주시고 계신 ethernet이나 PCIe같은 경우는 외부 구성만 잘 해두었다면, 하드웨어/소프트웨어 검증을 위해 altera에서 PCIe, ethernet controller의 IP를 제공 해 주시나요?
  • altera12014.05.20

    네 PCIe는 hard IP로도 제공되며, ethernet은 100G까지 IP까 제공됩니다. 다만, IP에 따라 유무상 구별이 있습니다.