Vivado HLS를 이용하여 Zynq-7000 All Programmable SoC 상에서 OpenCV application을 HW acceleration 을 이용하여 구현하는 방법

2013-12-19 10:30~13:00

XILINX / 정 웅 부장

  • 임*준2013-12-19 오전 11:26:15

    vivado HLS에서 만들어진 RTL 코드를 ISE에서도 사용이 가능한가요?
  • xilinx12013.12.19

    ISE는 지원하지 않습니다. 기본적으로 Xilixn는 이제 ISE를 단종하려고 하기 때문에 Vivado 사용은 이제 선택이 아닌 필수 입니다.
  • 이*범2013-12-19 오전 11:25:15

    os 는 무엇을 지원하나요?
  • xilinx22013.12.19

    Adeneo Embedded - Windows /?Xilinx - PetaLinux/?Wind River - VxWorks/?Wind River - Linux 등등 가능합니다. 자세한 OS 종류는 xilinx 홈페이지를 참조하시기 바랍니다.
  • 임*준2013-12-19 오전 11:23:09

    MATLAB에서도 C코드를 RTL로 바꿀수 있다고 알고 있는데 굳이 HLS를 사용할 이유가 있을까요?
  • xilinx12013.12.19

    개념은 같습니다. 문제는 최적화의 차이입니다. Mathwork와 Xilinx는 지속적으로 협력하여 작업하면서 경쟁(?) 하고 있습니다. device에 최적화 측면이 matlab 대비 HLS의 장점입니다.
  • 이*범2013-12-19 오전 11:22:22

    데모보드가 있나요? 있다면 간단하게 소개 부탁드립니다.
  • xilinx12013.12.19

    Xilinx zc702/zc706 Avnet Zed board 3rd party Xilinx 홈페이지에서 확인 가능 이정도로 정리 가능합니다.
  • 김*빈2013-12-19 오전 11:21:42

    zinq에 사용가능한 os가 있는지? (지원되고 있는 os platform은)
  • xilinx22013.12.19

    ?Adeneo Embedded - Windows /?Xilinx - PetaLinux/?Wind River - VxWorks/?Wind River - Linux 등등 가능합니다. 자세한 OS 종류는 xilinx 홈페이지를 참조하시기 바랍니다.
  • 김*빈2013-12-19 오전 11:19:44

    모바일용으로 사용 가능한가요?
  • xilinx22013.12.19

    사용 사례에 따라 달라질 수 있습니다만 현재 mobile product 를 목표로 설계 중인 project등이 있습니다.
  • sang***2013-12-19 오전 11:19:23

    on chip 메모리 용량은 어느정도인가요?
  • xilinx12013.12.19

    PS쪽 인가요 PL쪽인가요?
  • 이*범2013-12-19 오전 11:16:27

    cortex-a9 싱글코어인가요? 클럭은 얼마인가요?
  • xilinx22013.12.19

    듀얼 코어이며 max 1Ghz까지 가능합니다.
  • 계*형2013-12-19 오전 11:16:24

    사용자가 PS에서 동작할지 PL에서 동작할지 결정을 모두 해줘햐 하나요? 아님 HLS가 알아서 해주나요?
  • xilinx12013.12.19

    사용자가 지정해 주어야 합니다. 말씀하신 내용은 Xilinx가 추구하고 있는 개발 방향입니다.(완전 자동화) 아직은 직접 지정하셔야 합니다. ^^
  • 이*범2013-12-19 오전 11:15:19

    FPGA 에 올릴 수 있는 대략적인 코드의 크기를 알 수 있을까요? gate 수로 알려주셔도 됩니다.
  • xilinx22013.12.19

    가장 큰 Zynq100 디바이스일 경우 Asic gate count 기준 6.6M 까지 가능합니다.