Vivado HLS를 이용하여 Zynq-7000 All Programmable SoC 상에서 OpenCV application을 HW acceleration 을 이용하여 구현하는 방법

2013-12-19 10:30~13:00

XILINX / 정 웅 부장

  • 이*재2013-12-19 오전 11:31:39

    C로 처음 설계한후에 HDL로 변환한다고 하셨는데 기존 C 문법을 그대로 쓸 수 있을것 같지는 않은데요. 대표적인 코딩 가이드가 무엇인가요?
  • xilinx22013.12.19

    코딩 가이드 문서가 있습니다. HLS user guide에 기술되어 있습니다.
  • 임*준2013-12-19 오전 11:31:10

    기존에 ISE를 사용하던 사람은 vivado가 상당히 낯설게 느껴지는데 다양한 기능이 익숙해 질려면 시간이 많이 걸릴것 같네요
  • xilinx22013.12.19

    외부 교육/세미나 및 담당 대리점을 통해 궁금증을 해결하시기 바랍니다. 아무래도 손에 익숙하시려면 어쩔 수 없이 시간은 필요하실 것 같습니다. 기존 Plnaahead와 거의 같은 형태입니다.
  • 정*호2013-12-19 오전 11:31:04

    방금 얘기한 TRD 어디서 찾을 수 있나요?
  • xilinx12013.12.19

    Xilinx homepage에서 XAPP1167이라고 타이핑 하시기 바랍니다.
  • 이*우2013-12-19 오전 11:30:44

    zinq 가 on chip flash 가 있나요? 이전 시리즈 처럼 configuration 해야 하는지?
  • xilinx12013.12.19

    on chip flash는 없습니다. 이전처럼 configuration 해야 합니다.
  • 이*재2013-12-19 오전 11:29:10

    중간에 인터럽트가 걸려서 못봤는데,,, 세미나 종료후에 재시청 가능한지요?
  • e4ds2013.12.19

    네. 금일 저녁부터는 다시보기 가능하십니다. ^^
  • 계*형2013-12-19 오전 11:29:08

    zync의 ARM의 ethernet max throughtput은 얼마나 되나요?
  • xilinx22013.12.19

    ethernet lawdata throughput 으로 700~800Mbps 정도 됩니다. (TCP/IP 등이 아닌..)
  • sang***2013-12-19 오전 11:28:25

    axivdma 속도는 어느 정도인가? fpga와 arm 통신속도는 어느정도인가요?
  • xilinx12013.12.19

    HP AXI port는 64bit로 150MHz 까지 동작 가능합니다. 사실 PS/PL 사이의 전송 속도보다 DDR3 의 속도가 시스템 성능관점에서 더 제약 입니다. DDR4가 되면 더 개선되리라고 보지만요.
  • 권*조2013-12-19 오전 11:27:46

    H.264 시스템에 가능한가요..?
  • xilinx12013.12.19

    어느 용도로 사용가능성을 문의 하시는지요?
  • 이*재2013-12-19 오전 11:27:40

    대체라고 하면 기존 ISE는 없어진건가요?
  • xilinx22013.12.19

    ISE는 현재 출시되어 있는 version14까지만 출시되고 이후 업데이트는 없습니다. 앞으로 출시될 최신 디바이스들은 Vivado only라고 보시면 됩니다.
  • 무명2013-12-19 오전 11:26:26

    기존 ISE에서는 XPS를 통해서 ps block을 설정했는데요, vivado에서는 ps block을 어떻게 설정하나요?
  • xilinx12013.12.19

    Vivado에서는 Vivado에서 바로 설정하실 수 있습니다. Vivado가 XPS를 품고 있습니다.