자일링스의 Zynq All Programmable SoC를 이용한 첨단 임베디드 시스템 설계

2013-10-01 10:30~13:00

XILINX / 김혁 이사

  • 김*규2013-10-01 오전 11:07:12

    현재 생산중인 제품에 Altera + NIOS Core를 사용중입니다. 상위 제품 개발을 위해 업그레이드된 솔루션을 찾고 있습니다. 가격적인 매리트만 충분하다면 충분히 고려해 볼만 할것 같네요. 좋은 세미나 감사드립니다.
  • xilinx12013.10.01

    좋은 생각입니다.
  • 이*재2013-10-01 오전 11:06:17

    국내에서 작년한 해에 Zynq 판매갯수가 궁금합니다
  • xilinx12013.10.01

    작년 한해동안에는 주로 데모보드를 통해 징크의 잇점을 검토해 주셨고 올해 양산하는 프로젝트들이 있습니다.
  • 이*재2013-10-01 오전 11:05:14

    Zynq에서 ARM이 PL을 configuration 할 때 초기 부팅과정 말고 필요한 시점에서 로직을 퓨징하고 지우고 하는 방법이 가능한가요?
  • xilinx12013.10.01

    가능 합니다.
  • 이*재2013-10-01 오전 11:03:38

    Zynnq Package별 가격 range는 어떻게 되나요?
  • xilinx12013.10.01

    패키지별 디바이스 별 가격은 각 대리점 세일즈 분에게 문의 부탁 드립니다.
  • 채*기2013-10-01 오전 11:00:38

    차후 Cortex 지원이 있으면 많은 유저들이 바로 적용 사항이 많이 있겠네요.
  • xilinx12013.10.01

    감사합니다.
  • 채*기2013-10-01 오전 10:59:27

    외부 인터페이스 처리속도에서 자일링스와 Cortex M4하고 비교했을때 처리속도가 자일링스가 더 우수한가요??
  • xilinx12013.10.01

    일반적으로 프로세서는 외부 인터페이스가 매우 제한적입니다. FPGA는 다양한 IO 인터페이스를 통해서 매우 높은 BW 데이터를 교환할 수 있는데 전체적으로 볼 때 징크 플랫폼이 프로세서로 하여금 편한게 데이터를 처리할 수 있기 때문에 성능이 좋아진다할 수 있습니다.
  • 민*국2013-10-01 오전 10:57:53

    ACP로 L2 cache에 접근할때 특정영역으로 접근하는건가요?
  • xilinx12013.10.01

    ACP마스터가 L2 cache의 캐시라인에 있는 어드레스를 억세스 해야 합니다. 캐시라인에 없는 어드레스를 억세스 하면 외부 메모리를 억세스 하게 됩니다.
  • 박*준2013-10-01 오전 10:57:44

    현재 징크를 적용하여 개발중인데 PS가 부팅되어야만 PL 로직 구성이 가능합니다.혹시 PS에 관계없이 독립적으로 PL 로직 구성 가능한 방법은 없는지요?
  • xilinx12013.10.01

    현재 징크는 JTAG을 통해서 PL을 독립적으로 Configuration할 수 있습니다. 하지만 Power UP cycle에서는 PS를 통해서 Configuration해야 합니다.
  • 무명2013-10-01 오전 10:56:48

    어느 정도의 전력 소비의 효과를 나타내는지요? 그리고 BOM까지 낮출 수 있다는 것은 어느 정도의 효과를 볼 수있다는 것인가요?
  • xilinx12013.10.01

    소비전력을 줄인다는 것을 정량적으로 말씀드리기는 어렵습니다. 다만 자일링스는 XPOWER라는 툴을 통해 징크의 소비전력을 측정할 수 있습니다. BOM은 외부에 2개 이상의 칩을 사용하는 것 보다는 하나의 칩으로 구현했을 때를 가정 합니다. 어느정도 줄일 수 있는지 정확히 말씀드리기는 어렵습니다.
  • 채*기2013-10-01 오전 10:54:20

    자일링스에 로직코딩을 Cortex 코드를 바로 사용할 수 있나요? Cortex M4시리즈도 지원을 하나요.?
  • xilinx12013.10.01

    CortexM4는 현재 지원하지 않습니다.