SoC FPGA로 고성능 임베디드 시스템 설계 쉽게 구축하기

2013-06-04 10:30~12:00

ALTERA / 정지원 차장

  • 김*헌2013-06-04 오전 10:57:01

    lpddr3 인터페이스 가능한가요?
  • 알테라2013.06.04

    HPS에서는 LPDDR2가 제공됩니다.
  • 이*진2013-06-04 오전 10:56:41

    리눅스 (또는 다른RTOS)를 사용하게 될경우, 기가이더넷 이나 USB를 위한 포팅된 소스를 제공받을수 있나요?
  • 알테라2013.06.04

    네, 먼저 linux의 경우 EDS에도 kernel source가 포함되어 있지만 www.rocketboards.org을 통해 받으실 수 있습니다.
  • 무명2013-06-04 오전 10:55:45

    FPGA logic size는 어떻게 되나요?
  • 알테라2013.06.04

    Cyclone의 경우 25K, 40K, 80K 110K등이 됩니다.
  • 전*희2013-06-04 오전 10:53:28

    HPS는 FPGA HW구성에 의존적이지 않나요? 어떻게 HPS가 먼저 살고 FPGA를 구성하게 되는지요?
  • 알테라2013.06.04

    기존의 nios같은 softcore와는 틀리게 hardwire된 CPU입니다. 그래서 독립적인 부트가 가능합니다.
  • 임*준2013-06-04 오전 10:53:01

    soc TEST 및 개발을 위한 development kit도 판매하시나요?
  • 알테라2013.06.04

    Dev. Kit에 대해서는 PT에서 소개하여 드립니다.
  • 김*헌2013-06-04 오전 10:52:54

    soc 제품군 중 저가 디바이스를 알려주세요.
  • 알테라2013.06.04

    Cyclone V SE series가 저가모델에 속합니다.
  • 윤*석2013-06-04 오전 10:52:21

    FPGA Partial Configuration 이 가능한가요?
  • 알테라2013.06.04

    관련하여 연락드리겠습니다. 감사합니다.
  • 고*곤2013-06-04 오전 10:51:47

    DDR3 몇개 까지 인터페이스 가능한지요?
  • 알테라2013.06.04

    HPS 는 기본적으로 1개의 HMC 를 가지고 있으며 device family마다 FPGA fabric에 3개까지 내장됩니다.
  • 장*호2013-06-04 오전 10:50:53

    영상처리 IP는 제공되지 않나요?
  • 알테라2013.06.04

    Altera의 VIP suite이 있습니다.
  • 이*진2013-06-04 오전 10:49:12

    아무래도 ARM 급 cpu라면 RTOS를 사용할 경우가 많은데, 그를 위한 레퍼런스할 만한 자료를 제공하나요?
  • 알테라2013.06.04

    네 SoC EDS에 bare metal 관련된 예제가 포함되어있습니다.